由于速率越来越高,因此必然带来很多信号完整性的问题,比如信号线之间的串扰,反射,时序,过冲等等问题。Cadence仿真解决方案让设计师能够在整个设计过程中解决高速问题,从而能够解决设计密度、复杂度和高速边缘变化率的不断提高而带来的问题。这种方法让设计团队不用在设计过程的后期进行耗时的仿真—修复—仿真的迭代。它还让设计师通过以制造容限来建立拓扑和模型进行分析从而使得产品的电气性能优化以及成本小化。
拓扑结构的仿真对比分析
在该分析中,对相同电路,不同的走线拓扑结构下进行分析对比,然后根据仿真结构确定走线拓扑结构。
特色
❁ 减少设计高速互联所需的时间,并提高一次性成功的可能性。
❁ 通过与其他Allegro设计平台完美融合的虚拟原型环境来节约设计时间。
❁ 通过参数扫描分析提高产品性能。
菊花链拓扑结构
星型拓扑结构
仿真结果对比
信号电源协同仿真(布线后仿真)
Cadence软件可以针对PCB进行时域瞬态仿真的通用分析软件,其内置的电路求解器,传输线求解器和电磁场求解器,可以根据PCB中的不同结构,快速而准确的分析出复杂结构内部的动态电磁效应。考虑了电磁场间的相互作用。这些相互作用包括电源地平面上的电压波动,过孔和走线间的耦合等。
1) 电源网络和地网络当作非理想的情况来处理,考虑的是非理想的信号返回路径,准确模拟SSN等复杂SI/PI问题;
2) 业界唯一一款时频域结合求解EMI工具,将IBIS、SPICE等模型产生波形来模拟产品实际工作状态下的EMI;
3) 物理封装/PCB的自动merge功能,结合Die模型直接做全系统级分析的时域仿真工具;
4) TDR/TDT流程模拟仪器测试条件,便于分析信号、阻抗质量;
5) 信号线的阻抗分布检查、等长检查、耦合检查;
6) 流程化的操作界面和简洁的菜单,易学易用。
同步开关噪声仿真
源同步时序分析功能
该功能是Cadence软件独家具有的源同步时序分析功能,可以对DDR等总线进行时序分析,从仿真波形中就能看到建立时间余量和保持时间余量。
特色
1) 提供了迅速而简易的方式进行所有与源同步总线相关信号的布局后仿真分析。
2) 它可以缩短带有或不带有芯片内建终端电阻(ODT)的源同步总线功能相关的各种配置(读写、运行、空闲)的仿真时间。
3) 总线信号和时钟可以被关联起来,并将这种关联关系保存到设计数据中。
源同步时序分析接口
源同步时序分析界面
源同步时序分析结果
浴盆曲线仿真分析功能
Cadence仿真工具具有高速串行链路的分析功能,可以对10 G的高速串行总线进行分析,从仿真结果中,可以查看该信号的眼图,浴盆曲线,时钟抖动等.设计师可以用Allegro PCB SI GXL迅速重复地使用S参数进行损耗预算权衡分析。它还提供了一种方式可以改变MGH信号的拓扑,并通过系统互联结构在几秒钟内计算预期的损耗。
特色
1) 工程师可以添加基于测量的Touchstone格式的S参数模型。
2) 结合经测量的S参数拓扑元件与提取的拓扑电路元件,用户只要按一下鼠标就可以迅速分析通道损耗.
3) 解决了高容量、高性能逐比特仿真的需要,能够保证时序和电压容限符合MGH信号传输的要求。
高速串行链路分析界面
高速串行链路测试波形
|